Beschrijving
De MachXO2-familie van ultra-laag vermogen, instant-on, niet-vluchtige PLD's heeft zes apparaten met dichtheden variërend van 256 tot 6864 Look-Up Tables (LUT's).Naast LUT-gebaseerde, goedkope programmeerbare logica beschikken deze apparaten over Embedded Block RAM (EBR), Distributed RAM, User Flash Memory (UFM), Phase Locked Loops (PLL's), voorontworpen bronsynchrone I/O-ondersteuning, geavanceerde configuratieondersteuning inclusief dual-boot-mogelijkheden en geharde versies van veelgebruikte functies zoals SPI-controller, I2C-controller en timer/teller.Dankzij deze functies kunnen deze apparaten worden gebruikt in goedkope consumenten- en systeemtoepassingen met een hoog volume.De MachXO2-apparaten zijn ontworpen op een 65 nm niet-vluchtig energiezuinig proces.De architectuur van het apparaat heeft verschillende functies, zoals programmeerbare differentiële I/O's met lage swing en de mogelijkheid om I/O-banken, on-chip PLL's en oscillatoren dynamisch uit te schakelen.Deze functies helpen het statische en dynamische stroomverbruik te beheersen, wat resulteert in een laag statisch vermogen voor alle leden van het gezin.De MachXO2-apparaten zijn verkrijgbaar in twee versies: ultra low power (ZE) en high performance (HC en HE) apparaten.De apparaten met ultralaag vermogen worden aangeboden in drie snelheidsklassen –1, –2 en –3, waarbij –3 de snelste is.Evenzo worden de krachtige apparaten aangeboden in drie snelheidsklassen: -4, -5 en -6, waarbij -6 de snelste is.HC-apparaten hebben een interne lineaire spanningsregelaar die externe VCC-voedingsspanningen van 3,3 V of 2,5 V ondersteunt. ZE- en HE-apparaten accepteren alleen 1,2 V als de externe VCC-voedingsspanning.Met uitzondering van de voedingsspanning zijn alle drie typen apparaten (ZE, HC en HE) functioneel compatibel en pin-compatibel met elkaar.De MachXO2 PLD's zijn verkrijgbaar in een breed scala aan geavanceerde halogeenvrije pakketten, variërend van de ruimtebesparende 2,5 mm x 2,5 mm WLCSP tot de 23 mm x 23 mm fpBGA.MachXO2-apparaten ondersteunen dichtheidsmigratie binnen hetzelfde pakket.Tabel 1-1 toont de LUT-dichtheden, pakket- en I/O-opties, samen met andere belangrijke parameters.De vooraf ontworpen bronsynchrone logica die is geïmplementeerd in de MachXO2-apparaatfamilie ondersteunt een breed scala aan interfacestandaarden, waaronder LPDDR, DDR, DDR2 en 7:1 gearing voor display-I/O's.
Specificaties: | |
Attribuut | Waarde |
Categorie | Geïntegreerde schakelingen (IC's) |
Ingebed - FPGA's (Field Programmable Gate Array) | |
Mfr | Lattice Semiconductor Corporation |
Serie | MachXO2 |
Pakket | Dienblad |
Onderdeelstatus | Actief |
Aantal LAB's/CLB's | 160 |
Aantal logische elementen/cellen | 1280 |
Totaal aantal RAM-bits | 65536 |
Aantal I/O | 107 |
Spanning - voeding | 2.375V ~ 3.465V |
Montage type | Opbouwmontage |
Bedrijfstemperatuur | -40°C ~ 100°C (TJ) |
Pakket / koffer | 144-LQFP |
Toestelpakket leverancier | 144-TQFP (20x20) |
Basisproductnummer | LCMXO2-1200 |